Signal Name Total Product Terms Product Terms Location Power Mode Pin Number PinType Pin Use
(unused) 0   MC1     (b) (b)
chip_comp/Datasig<10> 6  1_1 1_2 2_1 2_2 2_3 2_4 MC2 STD   (b) (b)
DATA<10> 6  2_5 3_1 3_2 3_3 3_4 3_5 MC3 STD 45 I/O O
(unused) 0   MC4     (b) (b)
DATA<9> 6  4_1 4_2 5_1 5_2 5_3 5_4 MC5 STD 46 I/O O
(unused) 0   MC6     (b) (b)
chip_comp/Datasig<5> 16  5_5 6_1 6_2 6_3 6_4 6_5 7_1 7_2 7_3 7_4 7_5 8_1 8_2 8_3 8_4 8_5 MC7 STD   (b) (b)
(unused) 0   MC8     (b) (b)
(unused) 0   MC9     (b) (b)
(unused) 0   MC10     (b) (b)
chip_comp/Datasig<7> 16  10_1 10_2 10_3 10_4 10_5 11_1 11_2 11_3 11_4 11_5 12_3 12_4 12_5 9_1 9_2 9_3 MC11 STD   (b) (b)
DATA<8> 6  12_1 12_2 13_1 13_2 13_3 13_4 MC12 STD 48 I/O O
(unused) 0   MC13     (b) (b)
(unused) 0   MC14     (b) (b)
DATA<7> 6  14_1 14_2 15_1 15_2 15_3 15_4 MC15 STD 49 I/O O
(unused) 0   MC16     (b) (b)
chip_comp/Datasig<8> 16  15_5 16_1 16_2 16_3 16_4 16_5 17_1 17_2 17_3 17_4 17_5 18_1 18_2 18_3 18_4 18_5 MC17 STD   (b) (b)
(unused) 0   MC18     (b) (b)

Signals Used By Logic in Function Block
  1. DATA_TSsig
  2. DR0
  3. HFn_B<0>
  4. HFn_B<1>
  5. HFn_B<2>
  6. HFn_B<3>
  7. PT0
  8. TMODE
  9. chip_comp/Datasig<10>
  10. chip_comp/Datasig<5>
  11. chip_comp/Datasig<7>
  12. chip_comp/Datasig<8>
  13. chip_comp/Datasig<9>
  14. chip_comp/GenDataCMD
  15. chip_comp/LinkStablished
  16. chip_comp/SamplingClock<0>
  17. chip_comp/SamplingClock<1>
  18. chip_comp/SimulData<10>
  19. chip_comp/SimulData<7>
  20. chip_comp/SimulData<8>
  21. chip_comp/SimulData<9>
  22. chip_comp/StatusDataSel<0>
  23. chip_comp/StatusDataSel<1>
  24. chip_comp/StatusDataSel<2>
  25. chip_comp/StatusDataSel<3>
  26. chip_comp/StatusDataSel<4>
  27. chip_comp/TXREADOUTSTATE_FFd1
  28. chip_comp/TXREADOUTSTATE_FFd2
  29. chip_comp/TXREADOUTSTATE_FFd3
  30. chip_comp/TXREADOUTSTATE_FFd4
  31. chip_comp/TimerInterval<1>