Signal Name Total Product Terms Product Terms Location Power Mode Pin Number PinType Pin Use
(unused) 0   MC1     (b) (b)
RST4n_B<3> 1  2_1 MC2 STD 71 I/O O
(unused) 0   MC3     (b) (b)
chip_comp/Datasig<6> 16  3_1 3_2 3_3 3_4 3_5 4_1 4_2 4_3 4_4 4_5 5_1 5_2 5_3 5_4 5_5 6_1 MC4 STD   (b) (b)
(unused) 0   MC5     (b) (b)
(unused) 0   MC6     (b) (b)
(unused) 0   MC7     (b)  
D_OEn_B<3> 1  8_1 MC8 STD 74 I/O O
(unused) 0   MC9     (b)  
(unused) 0   MC10     (b)  
RCLK4_B<3> 1  11_1 MC11 STD 75 I/O O
(unused) 0   MC12     (b) (b)
chip_comp/Datasig<3> 17  11_2 11_3 12_1 12_2 12_3 12_4 12_5 13_1 13_2 13_3 13_4 13_5 14_1 14_2 14_3 14_4 14_5 MC13 STD   (b) (b)
DAC_LOADn 0   MC14 STD 76 I/O O
DAC_DIN 0   MC15 STD 77 I/O O
(unused) 0   MC16     (b)  
DAC_SCLK 0   MC17 STD 78 I/O O
chip_comp/Datasig<1> 17  17_1 17_2 17_3 17_4 17_5 18_1 18_2 18_3 18_4 18_5 1_1 1_2 1_3 1_4 1_5 2_2 2_3 MC18 STD   (b) (b)

Signals Used By Logic in Function Block
  1. CLK_40MHZ
  2. DR1
  3. HFn_B<0>
  4. HFn_B<1>
  5. HFn_B<2>
  6. HFn_B<3>
  7. RST4n_B<3>
  8. chip_comp/ACQENnB0Reg<1>
  9. chip_comp/ACQENnB0Reg<3>
  10. chip_comp/ACQENnB1Reg<1>
  11. chip_comp/ACQENnB1Reg<3>
  12. chip_comp/ACQENnB2Reg<1>
  13. chip_comp/ACQENnB2Reg<3>
  14. chip_comp/ACQENnB3Reg<1>
  15. chip_comp/ACQENnB3Reg<3>
  16. chip_comp/Datasig<1>
  17. chip_comp/Datasig<3>
  18. chip_comp/Datasig<6>
  19. chip_comp/ENABLEn_BReg<1>
  20. chip_comp/ENABLEn_BReg<3>
  21. chip_comp/GenDataCMD
  22. chip_comp/LinkStablished
  23. chip_comp/StatusDataSel<0>
  24. chip_comp/StatusDataSel<1>
  25. chip_comp/StatusDataSel<2>
  26. chip_comp/StatusDataSel<3>
  27. chip_comp/StatusDataSel<4>
  28. chip_comp/TXREADOUTSTATE_FFd1
  29. chip_comp/TXREADOUTSTATE_FFd2
  30. chip_comp/TXREADOUTSTATE_FFd3
  31. chip_comp/TXREADOUTSTATE_FFd4
  32. chip_comp/TimerInterval<2>